特點
- 25°C、±15V雙電源時,最大導通電阻:4.7Ω
- 25°C、±15V雙電源時,典型導通電阻平坦度:0.5Ω
- 用於低邏輯位準相容性的VL電源
- 符合1.8V JEDEC標準 (JESD8-7A)
- 符合1.2V JEDEC標準 (JESD8-12A.01)
- 完全指定為±15V、+12V及±5V
- 軌對軌作業
- 先切斷後連接切換動作
- 24導線,4 mm × 4 mm,LFCSP
應用
- FPGA和微控制器系統
- 取代繼電器
- 音訊與視訊路由
- 自動化測試設備
- 資料擷取系統
- 通訊系統
功能方塊圖
發佈日期: 2023-10-03
| 更新日期: 2025-02-20

