SoC FPGA Family

Altera SoC FPGAs integrate an Arm-based hard processor system (HPS) consisting of processors, peripherals, and memory interfaces with the FPGA fabric using a high-bandwidth interconnect backbone. The devices combine the performance and power savings of hard intellectual property (IP) with the flexibility of programmable logic. These user-customizable Arm-based SoC FPGAs are ideal for reducing system power, cost, and board size by integrating discrete processors and digital signal processing (DSP) functions into a single FPGA. They differentiate the end product with custom hardware and software and add support for virtually any interface standard or protocol in the FPGA.

所有結果 (72)

選擇 圖像 零件編號 製造商 說明 規格書 供貨情況 定價 (TWD) 基於數量按單價篩選表中結果。 數量 RoHS
Altera 開發軟體 Quartus II Software Renewal - Renew the design separation feature for one year. Requires an active Quartus II subscription. 數位交付
最少: 1
倍數: 1
Altera FPGA - 現場可編程輯閘陣列
無庫存前置作業時間 16 週
最少: 60
倍數: 60
Altera FPGA - 現場可編程輯閘陣列
無庫存前置作業時間 16 週
最少: 60
倍數: 60
Altera FPGA - 現場可編程輯閘陣列
無庫存前置作業時間 16 週
最少: 60
倍數: 60
Altera FPGA - 現場可編程輯閘陣列
無庫存前置作業時間 16 週
最少: 36
倍數: 36
Altera FPGA - 現場可編程輯閘陣列
無庫存前置作業時間 16 週
最少: 36
倍數: 36
Altera FPGA - 現場可編程輯閘陣列
無庫存前置作業時間 16 週
最少: 36
倍數: 36
Altera FPGA - 現場可編程輯閘陣列
無庫存前置作業時間 16 週
最少: 84
倍數: 84
Altera FPGA - 現場可編程輯閘陣列
無庫存前置作業時間 16 週
最少: 84
倍數: 84
Altera FPGA - 現場可編程輯閘陣列
無庫存前置作業時間 16 週
最少: 84
倍數: 84
Altera FPGA - 現場可編程輯閘陣列
無庫存前置作業時間 16 週
最少: 84
倍數: 84
Altera FPGA - 現場可編程輯閘陣列 無庫存前置作業時間 16 週
最少: 60
倍數: 60
Altera FPGA - 現場可編程輯閘陣列
無庫存前置作業時間 16 週
最少: 60
倍數: 60
Altera FPGA - 現場可編程輯閘陣列
無庫存前置作業時間 16 週
最少: 60
倍數: 60
Altera FPGA - 現場可編程輯閘陣列 無庫存前置作業時間 16 週
最少: 60
倍數: 60
Altera FPGA - 現場可編程輯閘陣列
無庫存前置作業時間 16 週
最少: 36
倍數: 36
Altera FPGA - 現場可編程輯閘陣列 無庫存前置作業時間 16 週
最少: 36
倍數: 36
Altera FPGA - 現場可編程輯閘陣列
無庫存前置作業時間 16 週
最少: 36
倍數: 36
Altera FPGA - 現場可編程輯閘陣列
無庫存前置作業時間 16 週
最少: 84
倍數: 84
Altera FPGA - 現場可編程輯閘陣列
無庫存前置作業時間 16 週
最少: 84
倍數: 84
Altera FPGA - 現場可編程輯閘陣列
無庫存前置作業時間 16 週
最少: 84
倍數: 84
Altera FPGA - 現場可編程輯閘陣列
無庫存前置作業時間 16 週
最少: 84
倍數: 84