PI6CB33401 & PI6CB33402 PCIe Clock Buffers

Diodes Incorporated PI6CB33401 and PI6CB33402 4-Output PCIe Clock Buffers use a proprietary Phase-Locked Loop (PLL) design to achieve very low jitter. A low-jitter clock is an integrated circuit that produces a timing signal for use in synchronizing a system's operation. The jitter, or irregular time delay, meets Peripheral Component Interconnect Express Gen1/Gen2/Gen3/Gen4/Gen5 requirements. Other than PCIe 100MHz support, these devices also support Ethernet applications with 50MHz, 125MHz, and 133.33MHz via SMBus. On-chip termination can save 16 external resistors and make layout easier. The individual OE pin for each output provides easier power management.

結果: 2
選擇 圖像 零件編號 製造商 說明 規格書 供貨情況 定價 (TWD) 基於數量按單價篩選表中結果。 數量 RoHS ECAD模型 輸出數 最高輸出頻率 傳輸延遲 - 最大值 輸出類型 封裝/外殼 輸入類型 最高輸入頻率 電源電壓 - 最小值 電源電壓 - 最大值 最低工作溫度 最高工作溫度
Diodes Incorporated 時鐘緩衝器 時鐘緩衝器 1,780庫存量
最少: 1
倍數: 1
: 2,500

4 Output 133.33 MHz 3 ns CMOS, HCSL TQFN-32 CMOS, HCSL 200 MHz 3.135 V 3.465 V - 40 C + 85 C
Diodes Incorporated 時鐘緩衝器 時鐘緩衝器 2,702庫存量
最少: 1
倍數: 1
: 2,500

4 Output 133.33 MHz 3 ns CMOS, HCSL TQFN-32 CMOS, HCSL 200 MHz 3.135 V 3.465 V - 40 C + 85 C