LMK1D210x Low Additive Jitter LVDS Buffer

Texas Instruments LMK1D210x Low Additive Jitter LVDS Buffer distributes two clock inputs (IN0 and IN1) to a total of up to 8 pairs of differential LVDS clock outputs (OUT0, OUT7) with minimum skew for clock distribution. Each buffer block consists of one input and up to 4 LVDS outputs. The inputs can be LVDS, LVPECL, HCSL, CML, or LVCMOS. The LMK1D210x is specifically designed for driving 50Ω transmission lines. In the case of driving the inputs in single-ended mode, the appropriate bias voltage must be applied to the unused negative input pin.

結果: 2
選擇 圖像 零件編號 製造商 說明 規格書 供貨情況 定價 (TWD) 基於數量按單價篩選表中結果。 數量 RoHS ECAD模型 輸出數 最高輸出頻率 傳輸延遲 - 最大值 輸出類型 封裝/外殼 輸入類型 最高輸入頻率 電源電壓 - 最小值 電源電壓 - 最大值 系列 最低工作溫度 最高工作溫度
Texas Instruments 時鐘緩衝器 Dual bank 4-channel output 1.8-V 2.5-V L LMK1D2104RHDT 2,773庫存量
最少: 1
倍數: 1
: 3,000

8 Output 575 ps Differential VQFN-28 3-State 2 GHz 1.71 V 3.465 V LMK1D2104 - 40 C + 105 C
Texas Instruments 時鐘緩衝器 Dual bank 4-channel output 1.8-V 2.5-V L LMK1D2104RHDR 155庫存量
最少: 1
倍數: 1
: 250

4 Output 2 GHz 575 ps LVDS VQFN-28 HCSL, LP-HCSL, LVCMOS, LVDS, LVPECL 2 GHz 1.71 V 3.465 V LMK1D2104 - 40 C + 105 C