特點
- 高速資料傳輸特點由8位元預取管道架構實現
- 雙倍資料傳輸率架構:每個時鐘週期兩次資料傳輸
- 雙向差分資料選通(DQS和/DQS)傳輸/接收資料,以擷取接收器資料
- DQS與讀取資料邊緣對齊;與寫入資料中心對齊。
- 差分時鐘輸入(CK和/CK)
- DLL將DQ和DQS轉換與CK轉換對齊
- 用於寫入資料的資料遮罩(DM)
- 透過可編程的附加延遲張貼CAS,以獲得更出色的命令和資料匯流排效率
- 可實現更出色的訊號品質的片上終端(ODT)
- 同步ODT
- 動態ODT
- 異步ODT
- 在每個正向CK邊緣輸入指令;資料和資料遮罩參照到DQS的兩邊
- 用於預定義模式讀取的多用途寄存器(MPR)
- 用於DQ驅動和ODT的ZQ校準
- 可編程部分陣列自我重新整理(PASR)
- 重設PIN以實現開機序列和重設功能
- SLT(自我重新整理溫度)範圍
- 正常/擴展
- 自動自我重新整理(ASR)
- 可編程輸出驅動器阻抗控制
- 符合JEDEC的DDR3/DDR3L
- 無排錘(無RH):內部偵測/阻斷電路
View Results ( 32 ) Page
| 零件編號 | 規格書 | 說明 |
|---|---|---|
| A3T2GF40CBF-HPI | ![]() |
DRAM DDR3&DDR3L 2Gb, 128Mx16, 1866 at CL13, 1.35V&1.5V, FBGA-96, Ind. Temp. |
| A3T8GF33BBF-GML | ![]() |
DRAM DDR3L 8Gb, 1024Mx8 (1CS, 1ZQ), 1600 at CL11, 1.35V, FBGA-78 |
| A3T2GF40CBF-HP | ![]() |
DRAM DDR3&DDR3L 2Gb, 128Mx16, 1866 at CL13, 1.35V&1.5V, FBGA-96 |
| A3T1GF30CBF-GM | ![]() |
DRAM DDR3 1Gb, 128Mx8, 1600 at CL11, 1.5V, FBGA-78 |
| A3T1GF30CBF-GMI | ![]() |
DRAM DDR3 1Gb, 128Mx8, 1600 at CL11, 1.5V, FBGA-78, Ind. Temp. |
| A3T1GF30CBF-GML | ![]() |
DRAM DDR3L 1Gb, 128Mx8, 1600 at CL11, 1.35V, FBGA-78 |
| A3T1GF30CBF-GMLI | ![]() |
DRAM DDR3L 1Gb, 128Mx8, 1600 at CL11, 1.35V, FBGA-78, Ind. Temp. |
| A3T1GF40CBF-GM | ![]() |
DRAM DDR3 1Gb, 64Mx16, 1600 at CL11, 1.5V, FBGA-96 |
| A3T1GF40CBF-GMI | ![]() |
DRAM DDR3 1Gb, 64Mx16, 1600 at CL11, 1.5V, FBGA-96, Ind. Temp. |
| A3T1GF40CBF-GML | ![]() |
DRAM DDR3L 1Gb, 64Mx16, 1600 at CL11, 1.35V, FBGA-96 |
發佈日期: 2021-06-28
| 更新日期: 2022-03-11


