DDR1 SDRAM

Zentel DDR1 SDRAM is a 4-bank x 8,388,608-word x 8bit, or 4-bank x 4,194,304-word x 16bit double data rate synchronous DRAM with SSTL_2 interface. All control and address signals are referenced to the rising edge of CLK. Input data is registered on data strobe, and output data. Data strobe are referenced on both edges of CLK. The devices achieve a very high-speed clock rate up to 200MHz.

結果: 3
選擇 圖像 零件編號 製造商 說明 規格書 供貨情況 定價 (TWD) 基於數量按單價篩選表中結果。 數量 RoHS ECAD模型 類型 存儲容量 數據匯流排寬度 最高時鐘頻率 封裝/外殼 組織 存取時間 電源電壓 - 最小值 電源電壓 - 最大值 最低工作溫度 最高工作溫度 系列 封裝
Zentel Japan DRAM DDR1 512Mb, 32Mx16, 200MHz at CL3, 2.5V, TSOPII-66 無庫存前置作業時間 16 週
最少: 1,080
倍數: 1,080

SDRAM - DDR 512 Mbit 16 bit 200 MHz TSOP-II-66 32 M x 16 700 ps 2.3 V 2.7 V 0 C + 70 C DDR1 Tray
Zentel Japan DRAM DDR1 512Mb, 32Mx16, 200MHz at CL3, 2.5V, TSOPII-66, Ind. Temp. 無庫存前置作業時間 20 週
最少: 1,080
倍數: 1,080

SDRAM - DDR 512 Mbit 16 bit 200 MHz TSOP-II-66 32 M x 16 700 ps 2.3 V 2.7 V - 40 C + 85 C DDR1 Tray
Zentel Japan DRAM DDR1 256Mb, 16Mx16, 200MHz at CL3, 2.5V, TSOPII-66, Ind. Temp. 無庫存前置作業時間 20 週
最少: 1,080
倍數: 1,080

SDRAM - DDR 256 Mbit 16 bit 200 MHz TSOP-II-66 16 M x 16 700 ps 2.3 V 2.7 V - 40 C + 85 C DDR1 Tray